軟考嵌入式系統(tǒng)設(shè)計(jì)師考試經(jīng)典100題21-30

嵌入式系統(tǒng)設(shè)計(jì)師 責(zé)任編輯:陳湘君 2024-02-27

添加老師微信

備考咨詢

加我微信

摘要:軟考嵌入式系統(tǒng)設(shè)計(jì)師考試經(jīng)典100題由希賽網(wǎng)整理,本文是軟考嵌入式系統(tǒng)設(shè)計(jì)師考試經(jīng)典100題的21-30題內(nèi)容,以便考生對(duì)嵌入式系統(tǒng)設(shè)計(jì)師考試知識(shí)點(diǎn)的掌握檢測。

為方便軟考考生對(duì)嵌入式系統(tǒng)設(shè)計(jì)師考試知識(shí)點(diǎn)的檢測,希賽軟考頻道為考生整理了軟考嵌入式系統(tǒng)設(shè)計(jì)師考試經(jīng)典100題的資料,本文是軟考嵌入式系統(tǒng)設(shè)計(jì)師考試經(jīng)典100題的21-30題內(nèi)容100題及答案解析完整版可在本文文首本文資料處或文末的資料下載欄目下載):

21、以下關(guān)于嵌入式軟件開發(fā)的敘述中,正確的是(  )。

A.宿主機(jī)與目標(biāo)機(jī)之間只需要建立邏輯連接即可

B.調(diào)試器與被調(diào)試程序一般位于同一臺(tái)機(jī)器上

C.嵌入式系統(tǒng)開發(fā)通常采用的是交叉編譯器

D.宿主機(jī)與目標(biāo)機(jī)之間的通信方式只有串口和并口兩種

22、數(shù)據(jù)結(jié)構(gòu)反映了數(shù)據(jù)元素之間的結(jié)構(gòu)關(guān)系。鏈表是一種非順序存儲(chǔ)線性表,它對(duì)于數(shù)據(jù)元素的插入和刪除(  )。

A.不需要移動(dòng)結(jié)點(diǎn),不需要改變結(jié)點(diǎn)指針

B.不需要移動(dòng)結(jié)點(diǎn),只需要改變結(jié)點(diǎn)指針

C.只需要移動(dòng)結(jié)點(diǎn),不需要改變結(jié)點(diǎn)指針

D.既需要移動(dòng)結(jié)點(diǎn),又需要改變結(jié)點(diǎn)指針

23、堆是一種有用的數(shù)據(jù)結(jié)構(gòu),下列關(guān)鍵字序列中,(  )是一個(gè)堆。

A.16,72,31,23,94,53

B.94,53,31,72,16,53

C.16,53,23,94,31,72

D.16,31,23,94,53,72

24、針對(duì)下圖所示的有向圖,從結(jié)點(diǎn)V1出發(fā)廣度遍歷所得結(jié)點(diǎn)序列和深度遍歷所得結(jié)點(diǎn)序列分別是(  )。

24.png

A.v1,v2,v3,v4,v5,v6,v7,v8和v1,v2,v3,v8,v5,v7,v4,v6

B.v1,v2,v4,v6,v3,v5,v7,v8和v1,v2,v3,v8,v5,v7,v4,v6

C.v1,v2,v4,v6,v3,v5,v7,v8和v1,v2,v3,v8,v4,v5,v6,v7

D.v1,v2,v4,v6,v7,v3,v5,v8和v1,v2,v3,v8,v5,v7,v4,v6

25、若計(jì)算機(jī)存儲(chǔ)數(shù)據(jù)采用的是雙符號(hào)位(00表示正號(hào)、11表示負(fù)號(hào)),兩個(gè)符號(hào)相同的數(shù)相加時(shí),如果運(yùn)算結(jié)果的兩個(gè)符號(hào)位經(jīng)(  )運(yùn)算得1,則可斷定這兩個(gè)數(shù)相加的結(jié)果產(chǎn)生了溢出。

A.邏輯與

B.邏輯或

C.邏輯同或

D.邏輯異或

26、數(shù)字電路根據(jù)邏輯功能的不同特點(diǎn),可以分成兩大類:組合邏輯電路和時(shí)序邏輯電路。以下針對(duì)組合邏輯電路和時(shí)序邏輯電路的敘述中,不正確的是(  )。

A.組合邏輯電路任意時(shí)刻的輸出取決于該時(shí)刻的輸入,與電路原來的狀態(tài)無關(guān)

B.時(shí)序邏輯電路任意時(shí)刻的輸出取決于該時(shí)刻的輸入以及電路原來的狀態(tài)

C.常見的組合邏輯電路有計(jì)數(shù)器、寄存器、順序脈沖發(fā)生器等

D.時(shí)序邏輯電路主要由存儲(chǔ)電路和組合邏輯電路兩部分組成

27、對(duì)于TTL電路和CMOS電路的原理及比較,以下描述中不正確的是(  )。

A.TTL電路是電壓控制,CMOS電路是電流控制

B.TTL電路速度快,但是功耗大,CMOS電路速度慢,傳輸延遲時(shí)間長

C.CMOS電路具有鎖定效應(yīng)

D.CMOS電路在使用時(shí)不用的管腳不要懸空,要接上拉電阻或下拉電阻

28、嵌入式處理器是嵌入式系統(tǒng)的核心,一般可分為嵌入式微處理器(MPU),微控制器(MCU),數(shù)字信號(hào)處理器(DSP)和片上系統(tǒng)(SOC)。以下描述中,不正確的是(  )。

A.MPU在可靠性等方面做了各種增強(qiáng),適用于運(yùn)算量較大的智能系統(tǒng)設(shè)計(jì)

B.微控制器俗稱單片機(jī),其品種數(shù)量非常豐富

C.DSP處理器對(duì)系統(tǒng)結(jié)構(gòu)和指令進(jìn)行了特殊設(shè)計(jì),適合數(shù)字信號(hào)處理

D.片上系統(tǒng)設(shè)計(jì)的關(guān)鍵是IP核,IP核一般分為硬核、軟核和固核

29、以下關(guān)于馮?諾依曼結(jié)構(gòu)和哈佛結(jié)構(gòu)的描述中,不正確的是(  )。

A.馮?諾依曼結(jié)構(gòu)的計(jì)算機(jī)中程序和數(shù)據(jù)共用一個(gè)存儲(chǔ)空間

B.馮?諾依曼結(jié)構(gòu)中程序計(jì)數(shù)器負(fù)責(zé)提供程序執(zhí)行所需要的地址

C.哈佛結(jié)構(gòu)的計(jì)算機(jī)在一個(gè)機(jī)器周期內(nèi)可同時(shí)獲得指令字和操作數(shù)

D.哈佛結(jié)構(gòu)中取指和執(zhí)行不能完全重疊

30、I/O端口的訪問包括存儲(chǔ)器映射方式和I/O映射方式,下面描述中不正確的是(  )。

A.存儲(chǔ)器映射方式是指對(duì)端口地址和存儲(chǔ)器統(tǒng)一編址

B.I/O映射方式是指對(duì)端口地址和存儲(chǔ)器分開獨(dú)立編址

C.存儲(chǔ)器映射方式中,對(duì)端口內(nèi)容不能進(jìn)行算術(shù)邏輯運(yùn)算、移位等操作

D.I/O映射方式中需要使用專門的I/O指令對(duì)I/O端口進(jìn)行操作

更多資料
更多課程
更多真題
溫馨提示:因考試政策、內(nèi)容不斷變化與調(diào)整,本網(wǎng)站提供的以上信息僅供參考,如有異議,請(qǐng)考生以權(quán)威部門公布的內(nèi)容為準(zhǔn)!

軟考備考資料免費(fèi)領(lǐng)取

去領(lǐng)取

!
咨詢?cè)诰€老師!